삼성전자와 TSMC의 파운드리 미세공정 경쟁이 한층 치열해질 전망이다.
22일 업계와 외신 등에 따르면 글로벌 1위 파운드리업체 대만 TSMC는 오는 4월 29일 북미 기술 심포지엄에서 자사 3나노 공정기술을 구체적으로 공개할 예정이다.
TSMC는 이달 실적 설명 컨퍼런스콜에서 "고객사들과 3나노 디자인에 협업하고 있으며 공정기술 개발도 잘 돼가고 있다"며 이 같은 계획을 밝혔다.
앞서 TSMC는 올해까지 5나노, 오는 2022년까지 3나노 반도체를 양산하겠다는 목표를 제시한 바 있으나 구체적인 기술 로드맵을 공개하지는 않았다.
반면 삼성전자는 지난 2018년 처음 'GAA(Gate-All-Around)' 기술을 포함한 3나노 공정 로드맵을 공개하고 지난해 고객사에 설계툴을 제공, 이달 '최초 개발'을 공식화했다.
TSMC가 삼성전자처럼 GAA 기술을 채택할지, 혹은 기존의 핀펫 기술을 채택할지에 따라 이들 경쟁 구도 또한 달라진다는 게 업계 분석이다.
만약 TSMC가 삼성전자와 같은 기술을 채택하게 되면 최신 반도체 물량을 사이에 둔 양사의 '3나노 경쟁'은 더욱 치열해질 것으로 전망된다.
'3나노'는 반도체 회로 선폭을 의미하는데, 선폭이 좁을수록 소비전력이 감소하고 처리 속도가 향상된다. 최근 공정 개발을 완료한 5나노 제품과 비교해 칩 면적을 35% 이상 줄일 수 있고 소비전력을 50% 감소시키면서 성능은 30% 향상할 수 있다는 게 회사의 설명이다.
파운드리 업체 가운데 7나노 이하 미세공정 기술을 보유한 기업은 삼성전자와 TSMC 단 2곳뿐이고, 7나노부터 3나노까지 삼성전자가 먼저 개발에 성공했다.
다만 양사 모두 3나노 반도체 양산 시점을 2022년으로 보고 있어 삼성전자가 미세공정에서 승기를 잡을지는 미지수다. 삼성전자가 이달 3나노 공정 세계 최초 개발을 발표하면서 양산 시점이 1년가량 앞당겨진 것 아니냐는 분석도 나오지만, 아직 판단하기는 이르다는 게 업계 분석이다.
22일 업계와 외신 등에 따르면 글로벌 1위 파운드리업체 대만 TSMC는 오는 4월 29일 북미 기술 심포지엄에서 자사 3나노 공정기술을 구체적으로 공개할 예정이다.
TSMC는 이달 실적 설명 컨퍼런스콜에서 "고객사들과 3나노 디자인에 협업하고 있으며 공정기술 개발도 잘 돼가고 있다"며 이 같은 계획을 밝혔다.
앞서 TSMC는 올해까지 5나노, 오는 2022년까지 3나노 반도체를 양산하겠다는 목표를 제시한 바 있으나 구체적인 기술 로드맵을 공개하지는 않았다.
반면 삼성전자는 지난 2018년 처음 'GAA(Gate-All-Around)' 기술을 포함한 3나노 공정 로드맵을 공개하고 지난해 고객사에 설계툴을 제공, 이달 '최초 개발'을 공식화했다.
TSMC가 삼성전자처럼 GAA 기술을 채택할지, 혹은 기존의 핀펫 기술을 채택할지에 따라 이들 경쟁 구도 또한 달라진다는 게 업계 분석이다.
만약 TSMC가 삼성전자와 같은 기술을 채택하게 되면 최신 반도체 물량을 사이에 둔 양사의 '3나노 경쟁'은 더욱 치열해질 것으로 전망된다.
'3나노'는 반도체 회로 선폭을 의미하는데, 선폭이 좁을수록 소비전력이 감소하고 처리 속도가 향상된다. 최근 공정 개발을 완료한 5나노 제품과 비교해 칩 면적을 35% 이상 줄일 수 있고 소비전력을 50% 감소시키면서 성능은 30% 향상할 수 있다는 게 회사의 설명이다.
파운드리 업체 가운데 7나노 이하 미세공정 기술을 보유한 기업은 삼성전자와 TSMC 단 2곳뿐이고, 7나노부터 3나노까지 삼성전자가 먼저 개발에 성공했다.
다만 양사 모두 3나노 반도체 양산 시점을 2022년으로 보고 있어 삼성전자가 미세공정에서 승기를 잡을지는 미지수다. 삼성전자가 이달 3나노 공정 세계 최초 개발을 발표하면서 양산 시점이 1년가량 앞당겨진 것 아니냐는 분석도 나오지만, 아직 판단하기는 이르다는 게 업계 분석이다.