LG이노텍, 기판 설계도 사전 분석에 AI 도입..."양산 시점 단축" 기대

2023-10-24 09:57
  • 글자크기 설정
사진LG이노텍
[사진=LG이노텍]

LG이노텍은 기판 제품 설계도의 결함을 초기에 찾아내는 인공지능(AI) 기반 설계도 사전 분석 시스템을 도입했다고 24일 밝혔다. 

LG이노텍은 올해부터 무선주파수 시스템 인 패키지(RF-SiP), 안테나 인 패키지(AiP) 등 반도체용 패키지 서브스트레이트(PS) 제품군 설계도 사전 분석에 AI를 적용했다. 
AI로 기판 설계도의 취약 영역을 개발 단계에서 빠르고 정확하게 찾아내, 제품의 초기 수율을 끌어올린다는 전략이다.

고밀도 미세회로가 집적된 PS 기판 제품의 경우, 선폭·선간폭·회로길이 등 다양한 원인으로 단선·합선 등 불량 이슈가 발생한다. 마이크로미터(0.000001 m) 단위의 미세한 차이가 회로의 이상유무를 좌우하는 만큼, 최종 설계도 완성까지 여러 차례의 검토 및 수정작업이 불가피했다.

지금까지 회로 설계의 결점은 제품 테스트 생산 이후에 확인되는 경우가 많았다. 기존에는 설계도 사전 검수 단계에서 회로 일부 영역에 한한 샘플링 검수만 이뤄졌다. 수작업으로는 도면의 모든 영역을 전수검사 하는 일이 불가능했기 때문이다.

이로 인해 발생하는 실패비용(F-cost)과 리드타임 지연은 공정 초기 수율 저조의 주 원인으로 지목돼 왔다. 그러나 이번 시스템 도입으로 설계도의 미세한 부분까지 자동으로 전수검사 할 수 있게 됐다. 

LG이노텍은 기판 설계도면 취약점을 정밀하게 파악하는 AI 개발을 위해, 과거 불량으로 확인됐던 다양한 기판 도면의 특징을 면밀히 분석했다. PS 기판 개발자가 최종 검수해 회로의 불량패턴 및 취약점을 전처리한 1만6000건 이상의 데이터를 AI에 학습시켰다. 이 덕분에 새로운 도면 입고 시, AI가 도면의 불량 영역을 90% 이상 검출해 낸다.

손길동 기판소재사업부장(전무)은 "기존 검수 방식은 회로 설계 취약영역이 제품 불량으로 이어질 것이라는 점을 입증하기 어려웠지만 AI 시스템 도입으로 설계도의 불량 발생 위험도를 영역별로 시각화·점수화해 도면을 신속하게 보완할 수 있게 됐다"면서 "개발 단계에서 AI 사전 검수가 이뤄지면, 기판 제품의 본격 양산 시점도 단축돼 고객 수주 확대 효과도 기대할 수 있을 것"이라고 말했다.

LG이노텍은 지금까지 축적된 데이터 베이스(DB)를 기반으로, AI의 도면 분석력을 지속 고도화해 나간다는 계획이다. 아울러 고객이 원하는 스펙이 반영된 최적의 기판 설계도를 추천하는 서비스로 고객경험을 혁신할 방침이다. 

강민석 CTO(부사장)는 "AI 기판 설계도 사전 분석 시스템은 오랜 기간 축적해온 데이터 자산을 적극 활용해 기존 공정 패러다임을 혁신한 디지털전환(DX)의 성공적인 사례"라며 "제품 개발·생산·납품·AS 등 전 과정의 DX를 가속화해 고객이 원하는 고품질의 제품을 적기에 공급하겠다"고 말했다. 

©'5개국어 글로벌 경제신문' 아주경제. 무단전재·재배포 금지

0개의 댓글
0 / 300

로그인 후 댓글작성이 가능합니다.
로그인 하시겠습니까?

닫기

댓글을 삭제 하시겠습니까?

닫기

이미 참여하셨습니다.

닫기

이미 신고 접수한 게시물입니다.

닫기
신고사유
0 / 100
닫기

신고접수가 완료되었습니다. 담당자가 확인후 신속히 처리하도록 하겠습니다.

닫기

차단해제 하시겠습니까?

닫기

사용자 차단 시 현재 사용자의 게시물을 보실 수 없습니다.

닫기
공유하기
닫기
기사 이미지 확대 보기
닫기
언어선택
  • 중국어
  • 영어
  • 일본어
  • 베트남어
닫기